自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(19)
  • 资源 (39)
  • 论坛 (1)
  • 收藏
  • 关注

原创 基于FPGA图像的亮暗调节--变亮调节(附源码)

基于FPGA图像的变亮调节1基本原理真彩色图像的颜色通道分为R,G,B。按照RGB888来讲,三个通道分别为8bit,范围为0-255。因为图像数据是无符号的所以再亮暗调节的时候不能超出这个范围。亮调节:Rnew=R+step 当(R+step<255)Rnew=255 当(R+step>=255) Gnew=G+step 当(G+step<255)Gnew=255 当(G+step>=255) Bnew=B+step 当(B+step<255)Bne

2021-05-31 16:23:41 60

原创 Git简明使用教程

Git简明使用教程1 前提条件首先要注册好自己的github账号,创建自己的代码仓库,仓库分为私有和公共,公共即为大家都可见。Window需要下载git:Git for Windows2 配置git$ ssh-keygen -t rsa -C "your_email@youremail.com"后面的your_email@youremail.com改为你在github上注册的邮箱,之后会要求确认路径和输入密码,我们这使用默认的一路回车就行。成功的话会在~/下生成.ssh文件夹,进去,打开id

2021-05-27 17:05:33 16

原创 基于FPGA图像的亮暗调节--变暗调节(附源码)

基于FPGA图像的亮暗调节1基本原理真彩色图像的颜色通道分为R,G,B。按照RGB888来讲,三个通道分别为8bit,范围为0-255。因为图像数据是无符号的所以再亮暗调节的时候不能超出这个范围。暗调节:Rnew=R-step 当(R>step)Rnew=0 当(R<step) Gnew=G-step 当(G>step)Gnew=0 当(G<step) Bnew=B-step 当B>step)Bnew=0 当(B<step) 2 verilog

2021-05-27 14:01:40 52

原创 一个简单的makefile编写VCS仿真

一个简单的makefile编写VCS仿真1 VCS简介VCS是编译型Verilog模拟器,它完全支持OVI标准的Verilog HDL语言、PLI和SDF。 VCS具有行业中较高的模拟性能,其出色的内存管理能力足以支持千万门级的ASIC设计,而其模拟精度也完全满足深亚微米ASIC Sign-Off的要求。VCS结合了节拍式算法和事件驱动算法,具有高性能、大规模和高精度的特点,适用于从行为级、RTL到Sign-Off等各个阶段。VCS的手动编译仿真可参考《Ubuntu VCS+Verdi仿真教程(1)》

2021-05-26 19:15:18 116

原创 一个简单的makefile编写(gcc)

一个简单的makefile编写(gcc)Makefile文件在一定程度上加快了开发进程,在linux下编程makefile的使用时必不可少的。先上代码,代码很简单就是两个int 数比较大小然后打印出比较大的那个,我们主要学习makefile的编写。Main.c :#include "max.h"int main(){ int a = 10; int b = 20; int c =0; c =max(a,b); printf("c =%d\n",c); return 0

2021-05-21 17:33:11 23

原创 VCS仿真遇到问题以及解决办法

VCS仿真遇到问题以及解决办法错误1:vcs -sverilog +v2k -timescale=1ns/1ns -debug_all -o adder_top -l compile.log -f filelist.fError-[VCS_COM_UNE] Cannot find VCS compiler VCS compiler not found. Environment variable VCS_HOME (/home/accu/IC/synopsys/vcs_2016.06/li

2021-05-20 17:55:27 310

原创 IIR 滤波器设计

IIR 滤波器设计FIR 滤波器的缺点之一是它们需要很大的滤波器阶数才能满足某些设计设定。如果波纹保持不变,滤波器阶数与过渡带宽度成反比。通过使用反馈,使用小得多的滤波器阶数即可满足一组设计设定。这就是 IIR 滤波器设计背后的思想。“无限脉冲响应” (IIR) 一词源于这样的事实:当脉冲施加到滤波器时,输出永远不会衰减到零。当计算资源非常宝贵时,IIR 滤波器非常有用。然而,稳定的因果 IIR 滤波器无法提供完美的线性相位。在要求相位线性的情况下,避免使用 IIR 设计。使用 IIR 滤波器的另一个

2021-05-20 17:42:22 95

转载 基于C6678+Zynq-7045的目标追踪视觉方案推荐

随着现代科技的高速发展,机器视觉技术在无人机、安防监控、工业检测、ADAS高级驾驶辅助系统、医疗诊断等方面有着广泛的应用。目标追踪的视觉技术是计算机视觉领域的一个重要分支课题,有着重要的研...

2021-05-20 12:00:00 41

转载 为什么CPU主频一般都比FPGA快,但是却说FPGA可以帮助CPU加速?

主频只是影响计算速度的一个因素,并不是全部。在执行一些计算密集型的任务场景中,FPGA的计算速度是更快的,目前FPGA作为CPU的协处理器已经广泛应用在Intel、AMD等公司的产品中。C...

2021-05-19 17:45:00 36

原创 Matlab数字滤波器设计实践—FIR

Matlab数字滤波器设计实践—FIR1低通滤波器设定在理想情况下,低通滤波器使信号中低于指定截止频率 ωc 的所有频率分量保持不变,并拒绝高于 ωc 的所有分量。由于实现理想低通滤波器所需的脉冲响应是无限长的,因此无法设计出理想的 FIR 低通滤波器。理想脉冲响应的有限长度逼近会导致滤波器的通带 (ω<ωc) 和阻带 (ω>ωc) 中都出现波纹,并导致通带和阻带之间的过渡带宽度非零。当用有限脉冲响应逼近时,通带/阻带波纹和过渡带宽度都是不希望出现的,且不可避免地与理想低通滤波器存在偏差。

2021-05-19 17:11:28 27

转载 Intel的第一款CPU长啥样?Intel 4-Bit的CPU简介

今天,当我们坐在电脑前沉浸在游戏中,和远在他乡的女友、朋友、家人聊天和语音,在互联网上冲浪、查找资料,通过网络购买自己喜欢的图书和零食,这一切目前都觉得如此地惬意和自得。但是今天的一切,也...

2021-05-17 11:30:00 58

转载 ubuntu VCS+verdi安装教程

1安装文件下载百度网盘链接:链接:https://pan.baidu.com/s/1EWX8PulBncy9bjwW_mySIg提取码:s5om文件下载到windows系统上后我们需要把文...

2021-05-17 11:30:00 215 2

原创 VCS 使用过程中遇到/bin/sh: 0: Illegal option -h

在安装结束后(正确配置了license),dve可以正常启动但是vcs却不可以使用,一直提示如下信息/bin/sh: Illegal option -h该原因产生是由于在ubuntu下sh默认链接到dash可将其更改解决。rm -f /bin/shln -s /bin/bash /bin/sh就可以用vcs了.vde也可以启动了...

2021-05-13 17:49:14 118

原创 snpslmd: error while loading shared libraries: libstdc++.so.6: cannot open shared object file: No su

安装VCS lmg_vcs的时候遇到错误:snpslmd: error while loading shared libraries: libstdc++.so.6: cannot open shared object file: No such file or directory报错原因:缺少libstdc++.so.6运行库解决方案:安装libstdc++.so.6运行库解决方法sudo apt-get install lib32stdc++6sudo apt-get install l

2021-05-13 12:06:08 14

转载 IBM的2纳米芯片拥有500亿个晶体管

近日,IBM 宣布了微型2纳米工艺芯片的到来,每个芯片上有将近500亿个晶体管,而且是FinFETs工艺的明显代替者。IBM最新的公告掀起了轩然大波,它推出了2纳米(nm)工艺的芯片。IB...

2021-05-12 10:02:04 29

转载 数字IC设计相关概念和流程

数字IC设计相关概念以及流程简述1 Digital Integrated CircuitsAbstraction Levels(数字IC抽象级别)Behavioral(行为级)Regist...

2021-05-10 11:13:36 36

转载 IC设计分类与流程

IC设计分类与流程著名的英特尔486 DX IC(A look inside the famous Intel 486 DX IC. Image used courtesy ofyell...

2021-05-09 15:56:08 85

转载 芯片制造全过程-晶片制作(图示)

芯片制作完整过程大致包括:芯片设计、晶片制作、封装制作、成本测试等几个大环节,其中晶片制作过程尤为的复杂。下面图示让我们共同来了解一下晶片制作的过程。1从沙子到硅片前一篇文章《沙子如何变...

2021-05-08 11:30:00 129

转载 RTL设计- 多时钟域按顺序复位释放

本文来源于网络,作者:Snipermeng原创,编辑整理:Leee1 多时钟域的异步复位同步释放当外部输入的复位信号只有一个,但是时钟域有多个时,使用每个时钟搭建自己的复位同步器即可,如下...

2021-05-07 11:30:00 31

SystemVerilog验证方法学(夏宇文).rar

SystemVerilog验证方法学(夏宇文)字体清晰,有目录。

2019-05-28

03_RGMII_ARP_UDP_ICMP.7z

verilog实现RGMII UDP ICMP ARP等接收和发送,经过下板验证。资源包包含测试软件。

2021-03-25

MATLAB GUI设计学习手记 (完整版 )

完整版MATLAB GUI设计学习手记第二版 ,【MATLAB GUI设计学习手记】源代码,MATLAB GUI设计学习手记(第3版)源代码BY罗华飞

2019-03-18

verilog_face.7z

fpga实现人脸检测定位,verilog实现,matlab辅助验证,包含xilinx vivado 相关IP在内

2021-07-14

defogging1.rar

基于FPGA实现图像去雾算法,verilog代码 matlab和opencv辅助验证

2021-07-14

verilog_apb.zip

fpga verilog实现amba apb总线协议,有testbench和协议文档

2021-07-06

Xilinx Vivado 硬件诊断( ila和vio的使用)

Xilinx Vivado 硬件诊断( ila和vio的使用)

2018-08-07

FPGA实现智能家居_代码.zip

FPGA实现智能家居控制,verilog代码

2021-07-06

FPGA实现推箱子游戏.7z

verilog源码 fpga实现推箱子游戏。

2021-03-26

FPGA数字识别.rar

基于FPGA的数字识别,包括水平垂直投影,单数字识别和多数字识别,verilog实现。

2021-03-30

Matlab生成正玄波mif文件或coe文件

Matlab生成正玄波mif文件或coe文件

2018-03-20

xilinx ISE 14.7在win10下若干问题解决以及联合Modelsim使用

xilinx ISE 14.7在win10下若干问题解决以及联合Modelsim使用

2018-03-20

xilixn mig DDR3开发与应用

Xilinx MIG DDR3接口开发 1,xilinx DDR3控制mig IP的应用(一) 2,xilinx DDR3控制mig IP的应用(二) 3,xilinx DDR3控制mig IP的应用(三) 4,xilinx DDR3控制mig IP的应用(四) 5,xilinx DDR3控制mig IP的应用(五)

2019-03-01

02-MIPSArchitecture.pdf

MIPS

2021-06-24

MIPS Instruction Set.pdf

MIPS

2021-06-24

基于FPGA的乒乓球pingpong.7z

基于FPGA的乒乓球设计包含文档和工程

2021-04-07

ug903_vivado约束指导手册.rar

ug903-vivado-using-constraints,ug903 vivado约束指导手册。

2019-09-10

基于FPGA的数字识别

基于FPGA的数字识别,实现了FPGA的实时数字准确的识别。

2018-04-27

synplify pro 2015软件包及安装破解说明

synplify pro 2015软件包及安装破解说明

2018-03-21

基于FPGA的俄罗斯方块的实现Tetris.7z

基于FPGA的俄罗斯方块的实现Tetris vivado工程 verilog代码实现

2021-03-30

VCS_workshop_lab.7z

IC设计验证 VCS实验源码+文档 ,vcs入门学习非常值得拥有。

2021-06-07

FPGA数字图像处理PPT.7z

FPGA数字图像处理PPT

2021-03-25

FPGA实现FFT pipelined_fft_256.rar

fpga实现FFT 256点 verilog实现

2021-03-26

基于FPGA的人脸位置定位的仿真实现

基于FPGA的人脸识别,在复杂环境中识别人脸肤色,并且提取肤色,完成人脸位置的定位。

2018-11-27

image_frame01.rar

FPGA帧差法,verilog语言,目标实时检测

2021-05-07

用FPGA和十六键键盘制作的电子密码锁.rar

用FPGA和十六键键盘制作的电子密码锁

2021-05-07

基于FPGA的fir设计.rar

matlab联合FPGA设计fir低通滤波器

2021-03-25

基于FPGA的IIR设计.rar

fpga联合matlab设计 IIR

2021-03-25

matlab人脸识别

人脸识别,MATLAB源码,matlab人脸识别,基于matlab的人脸识别

2018-03-26

FinFET_and_the_Concept_Behind_It.pdf

FinFET

2021-04-19

基于FPGA车牌位置的定位

基于FPGA车牌位置的定位,在复杂环境中提取车牌,并找出车牌位置的上下左右边界,最后还原到原始图像将车牌框起来。

2018-11-29

Greedy_snake.7z

fpga实现贪吃蛇游戏 verilog代码 altera软件做的工程。实测可以用,移植只需要修改引脚。

2021-03-29

FPGA实现dds算法.rar

verilog fpga实现DDS 可以产生sine和cosine波,频率幅度可调 ,cordic算法实现

2021-03-26

基于FPGA的DDS设计实现.rar

FPGA实现DDS发生sine和cosine波,verilog

2021-03-25

基于FPGA的数字识别三

在《基于FPGA的数字识别三》中我们将完成多个数字的同时识别,且不限于多个数字在屏幕上的位置大小。

2018-11-29

基于FPGA的视频图像处理之sobel算子边缘检测算法的实现

基于FPGA的视频图像处理之sobel算子边缘检测算法的实现

2018-08-15

Laplacian-Pyramid-Blending.rar

基于MATLAB的 拉普拉斯金字塔图像融合,Laplacian-Pyramid-Blending

2019-08-07

MATLAB_ASK_Modulation-master.zip

matlab ask(幅移键控)调制源码 MATLAB_ASK_Modulation

2019-05-28

Xilinx-ISE-Win-10下的问题以及联合Modelsim使用

_pn.exe停止运行,ISE与Modesim联合使用,ISE14.7在windows 10下软件存在的各种问题。

2017-12-21

vivado学习 跨时钟域路径分析

发表于 2019-09-04 最后回复 2019-09-04

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人 TA的粉丝

提示
确定要删除当前文章?
取消 删除